## 應用週期及密度可變之 DDA 架構 改善脈波輸出性能

工研院機械所/江修

### 摘要

- 1. 週期及密度可變之 DDA 功能與原理
- 2. 以硬體實現週期及密度可變之 DDA
- 3. 週期及密度可變之 DDA 功能性能討論
- 4. 應用 DDA 於步進/脈波型馬達
- 5. 脈波輸出控制配接

### 關鍵字

DDA (Digital Differential Analyzer)
EPCIO ASIC (Exquisite Position Control Input/Output)
DAC (digital to analog conversion)

## 壹、 前言

馬達運動定位控制是許多產業機械上非常基本及重要的核心技術,由於馬達是大多數產業機械之機構驅動元件,馬達定位之優劣直接關係著機器本身運動之精密度, 所以優良馬達位技術是許多工業級控制器上必要的條件。

目前一般常用之馬達控制模式有三種(參考圖1、2、3)。第一種方式爲定位控制器直接送出脈波命令去驅動步進馬達;第二種爲定位控制器送出位置命令(脈波格式)給脈波型伺服馬達驅動器,驅動器將其與馬達編碼器之位置迴授值比較之後以閉迴路方式精確控制馬達;第三種將馬達編碼器之位置迴授值拉至定位控制器內,經閉迴路方式計算輸出速度控制命令(電壓型式)來驅動速度控制型馬達。



本文將著重討論脈波命令之輸出方式——可變週期及密度之 DDA (Digital Differential Analyzer),適用上述控制模式之第一、二種。在下文中將依序說明——可變週

期及密度之 DDA 原理及使用,DDA 硬體實現方式及如何應用 DDA 在軌跡規劃中。

工研院機械所新近開發之一顆運動控制 IC (EPCIO ASIC),其脈波輸出便是以 DDA 方式均匀送出各軸移動量,實現六軸步進/伺服馬達定位及同動控制。另外該 IC 亦可讀回馬達編碼器值作六軸閉迴路控制(藉由編碼器輸入端讀回馬達編碼器值);此 IC 尚具備有 8 組 DAC 驅動界面、九組編碼器輸入界面、2 8 點 I/O、1組 ADC 驅動界面(可接受 8 組 A/D 訊號)及六組遠端 I/O 串列模組接頭(採省配線化串列通訊設計,最大可擴充至768點 I/O)。在後面之說明中,將會提到此顆 IC 之 DDA 輸出部份

## 貳、 可變週期及密度之 DDA 原理及使用

### 一、 說明:

在一般之工件生產系統中,我們通常需要依照各軸要求之路徑來產生每個運動軸之座標移動量,使生產系統能夠準確切削出要求之工件。從要求之連續切削路徑轉成各軸座標移動量,我們須要 interpolator(軌跡規劃)來完成此一工作。軌跡規劃可近似產生每個時間該軸所需之座標移動量,其近似法則之準確與否,悠關於工件生產之精確性。

參考圖 4,橫軸爲時間縱軸爲馬達轉動量,曲線爲想要規劃之馬達路徑(目標軌跡),參考圖上所示,我們將點 $(0, \Theta(0))$ , $(1\Delta t, \Theta(1\Delta t))$ , $(2\Delta t, \Theta(2\Delta t))$ , $(3\Delta t, \Theta(3\Delta t))$ ····至路徑規劃終點依序用直線予以連接,這樣得到了一條直線片段連續線,觀察此條片段連續線,當 $\Delta t$  取得很小時,片段連續線就愈逼近目標軌跡,理論上 $\Delta t \rightarrow 0$ ,目標曲線=片段連續線。



觀察每一切割片段都有如圖5所示之型式



圖 5 所 示 , 馬 達 從  $((k-1)\Delta t$  ,  $\Theta((k-1)\Delta t)$ )點 沿 直 線 移 至  $(k\Delta t$  ,  $\Theta(k\Delta t)$ )點 , 又 斜 率 = 角 速 率 , 所 以 馬 達 實 際 上 是 以 等 速 率 方 式 自  $\Theta((k-1)\Delta t)$ 移 至  $\Theta(k\Delta t)$ 點 , 其 間 所 用 之 時 間 爲  $\Delta t$  。

就圖1及圖2所示之步進/脈波型伺服馬達控制模式,要實現圖5之等速率移動,相當於自 $\Theta((k-1)\Delta t)$ 點將 $\Theta(k\Delta t)-\Theta((k-1)\Delta t)$ 個脈波在 $\Delta t$ 時間內均勻輸出

所以我們需要一個機制,其輸入參數 Δt 及所需行走 之脈波數,輸出爲在 Δt 時間內將所需行走之脈波均勻送 出,可變密度及週期之 DDA 機制是一個很好之解決方案。

### 二、 DDA 功能:

DDA 產生器接受來自 CPU 之定位命令(即馬達所須轉動之編碼器格數)及執行該命令所需之時間(定義爲DDA CYCLE TIME Δt),經解算後,DDA 產生器即可將所須轉動之格數在 DDA CYCLE TIME 內以脈波型式均勻送出,使步進/脈波型伺服馬達在 Δt 等速行走完定位命令下達之行走格數。

參考圖 6,若定位命令爲正轉行走1000個編碼器格數(假設馬達啓始位置爲第0格),命令執行時間(DDA CYCLE TIME) 爲 0.5 秒,則 DDA 產生器在0.5秒內可均勻送出1000個脈波(pulse),可使馬達均勻(即等速)轉動1000格



參考圖 7,橫軸爲時間,其中  $\Delta t$  爲 DDA CYCYLE TIME 縱軸爲馬達轉動格數

第二區間:馬達靜止在1000格

第三區間:馬達從第1000格正轉等速走至第1500 格,轉速為500格/Δt

第四區間:馬達靜止在1500格

第 五 區 間 : 馬 達 從 第 1500格 反 轉 等 速 走 回 第 0格,轉速 爲 1500格 / Δt

同一 Δt 所走格數愈多, 馬達轉愈快, 行程愈遠 對相同行走格數而言, Δt 愈小馬達轉愈快

## 馬達轉動格數



## 三、 DDA 原理及演算法(n-bits)

### 說明:

1. 目標:假設 DDA cycle time(即圖 4,5,6,7之  $\Delta$  t)爲 2 "個 觸發 clock (圖 8 之 f) ,所以  $\Delta$  t = 2 "/f,那麼在  $\Delta$  t 時間內要均勻輸出 1 個脈波,2 個脈波或其他脈波(最多 2 "個),要如何實現呢?



2. 以下列之演算法(n-bits)實現

參考圖 8 ,圖上之 p register 及 q register 爲 n bits ,假設  $\Delta$  t 時間內要均勻輸出 P 個脈波( $0 "),其中 <math>\Delta$  t = 2 " / f ; f 爲觸發 clock 頻率

#### 步驟:

- 假設 k 爲 clock 觸發次數
- 先將 P 以二進位方式設入 p register 內
- 假設未觸發前 q register 之初始値 q(k=0)=0,即 q(0)=0
- 每次觸發做下列動作

when kth iteration

if 
$$q(k-1)+p > 2^{-n}-1$$

$$\Delta z(k)=1$$
,  $q(k)=q(k-1)+p-2^{-n}$ 

else

$$\Delta z(k)=0$$
,  $q(k)=q(k-1)+p$ 

注意: p=P

文字說明:參考圖8

- 當第 k 次之觸發發生時,將 q register 之値與 p register 相加 (即 q(k-1)+p)
- 若發生溢位 (即 q(k-1)+p>2 "-1) 則將 p register 與 q register 相加後減2 "之値的餘數 (即 q(k-1)+p-2 ") 迴授存入 q register,另外因爲溢位所以 $\Delta z(k)=1$
- 若未發生溢位,則將 p register 與 q register 相加之後之値 迴 授存入 q register (即 q(k)=q(k-1)+p),另外因爲沒有發生溢位,所以 Δ z(k)=0
- 當 k=2 "時 q(k)=0=q(0), 所以當 k=2 "+1~k=2·2 "會重覆 k=1~k=2"之動作,其後便會一直循還

## 3. 範例:

設 p register 及 q register 爲 3 bits,假 設  $\Delta$  t 時 間 內 要 均 与 輸 出 5 個 脈 波 (  $0 ³ ) , 其 中 <math>\Delta$  t = 2 ³ / f; f 爲 觸 發 clock 頻 率 , 所 以 初 始 時 q(0)=0

| 1 0   | (1 1)  |   | (1 1)    | AA 由4       | 2 (1)         | (1) 0             |
|-------|--------|---|----------|-------------|---------------|-------------------|
| k = ? | q(k-1) | p | q(k-1)+p | 餘數          | $\delta$ z(k) | q(k) = ?          |
|       |        |   |          | q(k-1)+p-8  |               | if $q(k-1)+p > 7$ |
|       |        |   |          | 當 q(k-1)+p> |               | q(k)=餘 數          |
|       |        |   |          | 7           |               | else              |
|       |        |   |          |             |               | q(k) = q(k-1) + p |
| 1     | 0      | 5 | 5        | 5           | 0             | 5                 |
|       |        |   |          |             |               |                   |
| 2     | 5      | 5 | 10       | 2           | 1             | 2                 |
|       |        |   |          |             |               |                   |
| 3     | 2      | 5 | 7        | 7           | 0             | 7                 |
|       |        |   |          |             |               |                   |
| 4     | 7      | 5 | 12       | 4           | 1             | 4                 |
|       |        |   |          |             |               |                   |
| 5     | 4      | 5 | 9        | 1           | 1             | 1                 |
|       |        |   |          |             |               |                   |
| 6     | 1      | 5 | 6        | 6           | 0             | 6                 |
|       |        |   |          |             |               |                   |

| 7 | 6 | 5 | 11 | 3 | 1 | 3 |
|---|---|---|----|---|---|---|
| 8 | 3 | 5 | 8  | 0 | 1 | 0 |

4. Δ Z 輸出圖(圖9), 3-bit DDA, 輸出 pulse p=0~8, 假設 f 在上昇緣觸發



## 四、可變密度及週期 DDA 硬體電路原理及應用



### 說明:

- 1. 參考圖 1 0 ,以 3-bit DDA 電路說明,首先系統基頻 先經由除頻器除頻,除頻後之f當作 DDA 觸發頻率
- 2. 根據軌跡規劃預設一個行程 p(脈波)在 p register (3 bits)
- 3. q register(3 bits)之初始值爲 0
- 4. 在每個 DDA 觸發頻率進入觸發時, ADDER(加法器) 將 p register 及 q register 之值相加,若相加值大於7

(超過3 bit),此時發生溢位,若溢位値記爲 $\Delta$  z(k),則此時 $\Delta$  z(k)=1

- 5. 將 p+q 值經 bit mask 之後 3 位存回 q register
- 6 .  $\Delta$  z(k)經過 pulse extender 增加脈波寬後輸出驅動馬
- 7 . 以 EPCIO ASIC 實際輸出之 DDA 輸出波形為例(以 圖 1 0 說明):
  - p, q register 可設成 10~15bits, 假設設成 L bits, 並把它取名成 dda length, 即 dda length = L
  - Pulse extender (11bits): 可設定範圍為0~2047
  - DDA Clock divider(12bits): 可設定範圍爲0~4095
  - 計算 DDA cycle time =  $T^*(D+1)^*2^L$

Where T = System clock period  $D = \text{DDA clock } \underline{D} \text{ivider } (0 \leq D < 4096) \text{(12 bits)}$   $E = \text{DDA pulse } \underline{E} \text{xtend number } (1 \leq E < 2048) \text{(11 bits)}$   $L = \text{DDA } \underline{L} \text{ength } (10 \leq L \leq 15)$ 

此時可輸出最大 pulse 數為

Maximum pulse =  $2^{t}$  if D > E=  $2^{t}/x$  if  $D \le E$ Where  $(E+1)/(D+1) \le x < 1 + (E+1)/(D+1)$ 

### ■ 範例

Ex. For 20MHz base clock, DDA clock divider value set to 3, DDA pulse extend number set to 3, DDA length set to 10 bits. Then, what's the DDA cycle time? What's the maximum pulse command?



DDA Cycle Time= T\*(D+1)\*2L= 50ns\*(3+1)\*210 = 0.2048 ms

Max Command = 2L/x

= 210

= 1024 Pulse/DDA

# 五、 應用可變密度及週期 DDA 硬體電路控制步進馬達(針對 EPCIO ASIC—DDA)

4. 觀察 DDA 輸出如圖 11,在每個 DDA cycle time 時間, DDA 均勻送出 脈波去控制步進馬達,所以在每個 DDA cycle time 馬達是等速方式運動



5. 圖 12,對於每一*安定之定速度(前一段加減速所造成之暫態已消除)*,考慮步進馬達功率阻尼負載等因素,所以下一個可能之速度必有其上下限,當超過此上下限時,馬達可能會多跑或少跑脈波,因此根據步進馬達現在之穩定固定速度及下一個可接受之轉速命令,可繪製如圖 13 之步進馬達操作區圖,由圖 13 知步進馬達須操作在上下限曲線間,定義此區間為步進馬達可操作區。





6. **DDA 輸出脈波之不均勻性**:觀察圖 9,在每個 DDA cycle 之輸出脈波並非很均勻,所以在以下( $4 \sim 8$ )將討論 DDA 之輸出脈波不均勻對控制步進馬達之影響。延續四  $\cdot$  7,以 EPCIO ASIC 之 DDA 輸出作說明,下列爲記號說明:

T = System clock period of EPCIO ASIC

D = DDA clock Divider  $(0 \le D < 4096)(12 \text{ bits})$  of EPCIO ASIC DDA

L = DDA Length ( $10 \le L \le 15$ ) of EPCIO ASIC DDA

DDA clock period=(D+1)T of EPCIO ASIC DDA

所以 DDA clock frequency f = 1/((D+1)T) 註:D / 則 f \ (當 T 固定) 又因爲 DDA Length = L,所以 DDA cycle time  $\triangle t = 2L/f$ 

4 · <u>以 DDA 等速驅動步進馬達(等速區)探討(一)----在每個 DDA cycle 內之 DDA 輸出脈波理論期望速率 Vave,實際可能之最大速率 Vmax 及最小速率 Vmin</u>

假設在一個 DDA cycle time  $\triangle t$  內等速行走 p 個 pulse 所以理論上 DDA 輸出脈波之平均速率 Vave= p/ $\triangle t$  = pf/ $2^L$  (pulse/s) 理論上行走 1 pulse 時間 = 1/Vave =  $2^L$ /pf (s)

由 DDA 理論得知, DDA 輸出脈波之不均勻性在於 DDA 輸出之連續兩

個 pulse 之時間間距與理論上行走一個 pulse 所須之時間至多差異一個 DDA clock(即 1/f sec)

所以 DDA 輸出連續兩個 pulse 之時間間距最大値 =  $2^{L}/pf + 1/f$  (s) DDA 輸出連續兩個 pulse 之時間間距最小値 =  $2^{L}/pf - 1/f$  (s)

所以 實際上之 DDA 輸出脈波之速率最大値不會超過  $V_{max}=1$  pulse/連續兩個 pulse 之時間間距最小值= $1/(2^L/pf-1/f)=pf/(2^L-p)$ ;輸出脈波之速率最小値亦不會超過  $V_{min}=1$  pulse/連續兩個 pulse 之時間間距最大值 = $1/(2^L/pf+1/f)=pf/(2^L+p)$ 

## 5·DDA 等速探討(二) - 等速行走之操作條件及平穩度

參考圖 14, DDA 等速區之步進馬達操作區圖



#### 說明:

- A. 理論上 DDA 現在輸出脈波速率為 Vave,下一 DDA 輸出脈波速率 亦為 Vave,所以落在(Vave, Vave)點,正方形中心點附近
- B. 實際上可能為 DDA 之現在輸出脈波速率 Vmin,下一 DDA 輸出脈波速率為 Vmax,落在 A 點
- C. 亦可能爲現在輸出脈波速率 Vmax,下一輸出脈波速率爲 Vmin,落在 B 點
- D. 實際上 DDA 輸出命令 (現在輸出脈波速率,下一 DDA 輸出脈波速率)落在 下方形區塊內(DDA 命令區塊)
- E. 操作條件:DDA 命令區塊要在步進馬達可操作區內,所以條件為 Vmax≦ U(Vmin)且 Vmin≧ L(Vmax)

- F. 步進馬達要行走平穩,則 DDA 命令區塊要小,則 $\triangle$ Vmax = Vmax -Vmin= $2p^2f/(2^2L p^2)$ 要小
- G. 平穩度△Vmax 與 DDA clock <u>D</u>ivider, DDA <u>L</u>ength,所欲行走之 pulse 量的關係 (註:△Vmax 要小)

 $\triangle$ Vmax = Vmax -Vmin=2p<sup>2</sup>f/(2<sup>2</sup>L - p<sup>2</sup>) 根據上式可得以下之結論:

- ■DDA clock <u>D</u>ivider D 及所欲行走之 pulse 量 p 固定 當 DDA Length L /則△Vmax \ (且 Vave\)
- ■DDA <u>L</u>ength L 及所欲行走之 pulse 量 p 固定 當 DDA clock Divider D/則△Vmax \ (且 Vave\)
- ■DDA clock <u>D</u>ivider D 及 DDA <u>L</u>ength L 固定 當所欲行走之 pulse 量 p / 則△Vmax / (且 Vave / ) 註: Vave= p/△t = pf/2<sup>L</sup> (pulse/s)

# 6·DDA 加減速探討(一) —加減速時在第一個 DDA cycle 及第二個 DDA cycle 時行走之操作條件及平穩度

假設兩相鄰 DDA cycle,第一個 DDA cycle 等速走 p 個 pulse,第二個 DDA cycle 等速走 p'個 pulse,在第一 DDA cycle 結束時瞬間加(減)至第二個 DDA cycle。加減速探討可分爲二部份,第一部份針對第一個 DDA cycle 及第二個 DDA cycle 为第二部份針對第一個 DDA cycle 轉換至第二個 DDA cycle 之瞬間,本段先行討論第一部份。

圖 15 爲加速時第一個 DDA cycle 期間步進馬達操作區圖,假設理論上之現在轉速及下一轉速爲(Vave, Vave),但實際上之(現在轉速,下一轉速)分佈於黑色方形區塊,請參考 DDA 等速討論。



圖 16 爲加速時第二個 DDA cycle 期間步進馬達操作區圖,假設理論上之現在轉速及下一轉速爲(V'ave, V'ave),觀察圖 15 及圖 16,加速時其(現在轉

速,下一轉速)分佈圖自圖 15 之方塊移至圖 16 之方塊。



圖17及圖18為減速時第一個DDA cycle 期間步進馬達操作區圖及第二個DDA cycle 期間步進馬達操作區圖,同加速討論假設理論上第一個 DDA cycle 期間轉速為 Vave,第二個 DDA cycle 期間轉速為 Vave。





根據在 DDA 等速區討論結論,得知以下:

第一個 DDA cycle 內(p pulse)期間

DDA 命令區塊要在步進馬達可操作區內,其條件為 Vmax≦ U(Vmin) 且 Vmin≧ L(Vmax)

步進馬達要行走平穩,則 **DDA** 命令區塊要小,則△Vmax = Vmax –Vmin=2p<sup>2</sup>f/(2<sup>2</sup>L – p<sup>2</sup>)要小

第二個 DDA cycle 內(p' pulse)期間

DDA 命令區塊要在步進馬達可操作區內,其條件為 V'max≤ U(V'min)且 V'min≧ L(V'max)

步進馬達要行走平穩,則 DDA 命令區塊要小,則 $\triangle$ V'max = V'max -V'min=2p'2f/( $2^{2L}$  - p' 2)要小

7. DDA 加減速探討(二)—加減速時在第一個 DDA cycle,第二個 DDA cycle 時及在第一 DDA cycle 轉換至第二個 DDA cycle 時操作條件及平穩度 承續 6 ,討論第一個 DDA cycle 轉換至第二個 DDA cycle 之瞬間 圖 19 爲加速轉態區(加速時第一個 DDA cycle 轉換至第二個 DDA cycle 之瞬間),圖 20 爲減速轉態區(減速時第一個 DDA cycle 轉換至第二個 DDA cycle 之瞬間)





- A. 根據 DDA 理論,參考圖 9 ,轉態區中每一個 DDA 輸出之最後一個 pulse 必在該 DDA cycle 最後一個 DDA clock 中被觸發
- B. 根據 DDA 理論第一個 DDA cycle 最後一個可能速度爲 Vave 至 Vmax
- C. 根據DDA理論第二個DDA cycle 最前一個可能速度爲V'min至 V'ave
- D. 以最後一個 pulse 爲中心,向前看可能出現第一個 DDA cycle 之 Vave,

向後看可能出現第二個 DDA cycle 之 V'ave, 所以現在 DDA 輸出速率可能為 Vave,下一 DDA 輸出速率為 V'ave,即轉態圖(圖 19,20)上之 A 點

- E. 也可能向前看出現第一個 DDA cycle 之最大速度 Vmax,向後看可能 出現第二個 DDA cycle 之最小速度 V'min,所以現在 DDA 輸出速率 可能為 Vmax,下一 DDA 輸出速率為 V'min,即轉態圖上之 B 點
- F. 轉態區(加減速)記號說明

第一個 DDA cycle 中

Vave=  $p/\Delta t = pf/2L$  (pulse/s)

 $V_{max}=1/(2L/pf - 1/f) = pf/(2L - p)$  (pulse/s)

Vmin=1/(2L/pf + 1/f) = pf/(2L + p) (pulse/s)

下一個 DDA cycle 中

V'ave= pf/2L (pulse/s)

V'max=p'f/(2L - p') (pulse/s)

V'min= p'f/(2L + p') (pulse/s)

## G. 加減速可操作條件

- I. 轉態時 DDA 命令區塊要在步進馬達可操作區內,其條件為 V'ave≤ U(Vave)且 V'min≥ L(Vmax)
- II. 已知在第一個 DDA cycle 內(p pulse),步進馬達要在可操作區內,其條件爲 Vmax≦ U(Vmin)且 Vmin≧ L(Vmax)
- III. 已知在第二個 DDA cycle 內(p' pulse),步進馬達亦要在可操作區內,其條件爲 V'max≦ U(V'min)且 V'min≧ L(V'max)
- IV. 其他已知條件 (一): U(Vmin) ≤ U(V'min), L(Vmax)≤ L(V'max)
- V. 其他已知條件 (二): U(Vmin)≤ U(Vave), V'ave ≤ V'max
- VI. 由 II.得知在第一 DDA cycle 馬達可操作條件爲 L(Vmax) ≦ Vmin 且 Vmax≦ U(Vmin)→第一操作條件
- VII. 由 I, III, IV, V 得知在第二 DDA cycle 且在轉態間馬達可操作 條件爲 L(V'max) ≦ V'min 且 V'max≦ U(Vmin)**→第二操作條 件**

### H. 加減速平穩性條件

- I. •轉態區中步進馬達要行走平穩,則 DDA 命令區塊要小,則△
   V'max = V'max -V'min=2p'2f/(22L p' 2)要小且△Vmax =
   Vmax -Vmin =2p2f/(22L p2)要小
- II. 已知在第一 DDA cycle 中步進馬達要行走平穩,則△Vmax = Vmax –Vmin=2p2f/(22L p2)要小

- III. 已知在第二 DDA cycle 中步進馬達要行走平穩,則△V'max = V'max -V'min=2p'2f/(22L p' 2)要小
- IV. 綜合上述,平穩條件爲△Vmax 及△V'max 須很小
- I. <u>加減速平穩性條件定性探討</u>──平穩度△Vmax 與 DDA clock Divider, DDA Length,所欲行走之 pulse 量的關係
  - I. 已知Vmax = Vmax Vmin=2pf/(2L p2) V'max = V'max V'min=2p2f/(2L p2)
  - II. 定性討論:
    - DDA clock <u>D</u>ivider D 及所欲行走之 pulse 量 p, p'固定當 DDA <u>L</u>ength L /則△Vmax , △V'max \ (且 Vave, V'ave \)

    - DDA clock <u>D</u>ivider D 及 DDA <u>L</u>ength L 固定 當所欲行走之 pulse 量 p / 則△Vmax , △V'max / (且 Vave , V'ave /)

## 8. 決定 EPCIO ASIC 之 DDA 參數

- A. 在一般應用中,DDA clock <u>D</u>ivider D 及 DDA <u>L</u>ength L 固定,只有欲行 走之 pulse 量 p 可變
- B. 已知在等速區

 $Vave= p/\triangle t = pf/2L$  (pulse/s) Vmax=1/(2L/pf - 1/f) = pf/(2L - p) Vmin=1/(2L/pf + 1/f) = pf/(2L + p) 推導 Vmax= pf/(2L - p)=pf/2L/(1-p/2L) = Vave/(1-p/2L) 所以 Vave/Vmax=1-p/2L (等速區)

- C. 決定 DDA Length L:由7·H中結果,取L=15(最大)
- D. 決定 Vave / Vmax 值及每個 DDA cycle 最大可行走 pulse 數 Pmax:

觀察步進馬達操作區圖(圖9),假設現在期望轉速是 Vave,在該DDA cycle time 內之可能最高速為 Vmax(→參考 DDA 等速區討論)。在接近最高轉速時,由於轉速上限之關係,所以可容許之 Vmax 會逐漸逼近Vave,所以 Vave/ Vmax 會逼近 1。

在最高轉速時,先假設 Vave/ Vmax 之値(如 Vave/ Vmax=0.98),由公式 Vave/ Vmax= 1-p/  $2^L$  (取 L 最大 15),可以得到 p 値,此 p 値即每個 DDA cycle 最大可行走 pulse 數 Pmax (注意: Pmax 相對於  $2^{15}$  顯得很小)。

注意在每個 DDA cycle 中 Vave=Vmax 只在少數情況才可能發生, 大多數爲 Vave< Vmax,所以用 DDA 驅動步進馬達只能逼近馬達實際 最高速度,無法等於。

## E. 决定 DDA clock Divider D:

假設期望馬達最高操作速度爲 Vmaxspd,根據公式 Vave= pf/ 2L = p/2 15 /(D+1)/ T,令 Vave= Vmaxspd, p=Pmax 及 T=25 ns(system clock),可得一 D 値 (D 之小數位無條件進位)

注意:因爲 p 小, Vave= pf/  $2^L$  =p/  $2^{15}$  /(D+1)/ T 大,所以實際 算出之 D 値小

(註: DDA clock frequency f = 1/((D+1)T, T = System clock period)

## E 決定行走 pulse p:

由 A~E 得到 L,Pmax,D 值,假設現在期望速度是 Vave,那麼可得到 Vave= pf/2L = p/215/(D+1)/T 其中 p=0~Pmax。注意所決定之 p 值必 須符合 DDA 等速區或加速區之操作條件,平穩條件可不看(A~E 討論中己考慮)

### G. 調整 DDA cycle:

假設加速時自一個 DDA cycle 送一個,二個直至 Pmax 個 pulse,即送出之 pulse 序列為 1,2,3......Pmax,但實際上無法至高速。考慮以下方式使馬達運轉至高速→送出 pulse 序列:1,1,2,2,3,3......Pmax 或漸增至 1,1,...1,2,2,...2......Pmax

## H. 範例:

承續前面討論,若我欲使馬達極速爲 60X2500 pulse/sec 已知 Vave=p/ 2 <sup>15</sup> /(D+1)/ T 且 D 須很小所以取 D=1,由 60X2500=p/ 2 <sup>15</sup> /(1+1)/ 25ns ,得 p=122 pulse

又 Vave/ Vmax= 1-p/ 2<sup>L</sup>,其中 L=15,得 Vave/ Vmax= 0.996,符合 在馬達極度區操作曲線(Vmax 逼近 Vave)

缺點: Vave= p/  $2^{15}/(1+1)/25$ ns,p=0~255pulse,所以速度只有 256 種段位,太少

承續前面討論,假設使 Vave/ Vmax= 0.8,由 Vave/ Vmax= 1-p/ 2 15 可得 p=6553 pulse/dda\_cycle ,那麼此時之 Vave 爲何呢?; 因爲 Vave/ Vmax= 0.8 又馬達極速爲 60X2500,所以假設馬達在 47X2500 pulse/sec 時其 Vave/ Vmax= 0.8。所以代入 Vave=p/ 2 15 /(D+1)/25ns 得 47X2500= 6553/ 2 15 /(D+1)/25ns ,可得 D 須設爲 67.07(取 6 8)

## 六、 EPCIO ASIC--DDA 輸出整形及外部電路配接

A. EPCIO ASIC 之 DDA 輸出波形尚可選擇波形輸出格式,有PULSE/DIR,CW/CCW及 A/B PHASE 三種 PULSE 格式可選,視馬達可接受之格式(圖 21),在應用時多數馬達驅動器信號接收端爲DIFFERENTIAL 形式(圖 22),最終以 DIFFERENTIAL 訊號型式傳送出之 PULSE FORMAT 如下圖 23





| 端 |   | 接收端 |   |
|---|---|-----|---|
|   |   |     |   |
|   |   | 1   |   |
| 1 | 1 |     | 1 |

- ❖ 發送端將輸入訊號X轉換成X及X/輸出
- ❖ 接收端將輸入之X及X/比較後得Y
- ❖ 真値表如左圖
- ❖ 以DIFFERENTIAL 方式傳送可有效消除共 模雜訊
- ❖ 發送端及接收端之參考地須相接以防發送端及接收端因地電位不同而被漏電流損壞
- ❖ 建議以對絞線方式傳送,並且加隔離網



B. EPCIO-601 爲機械所應用 EPCIO ASIC 所開發之多功能運動控制板,其脈波輸出部份方塊圖如下(圖 24)



C. 圖 25 爲 EPCIO-601 與脈波控制型伺服馬達/步進馬達系統連接圖

以一軸爲例,其餘類推,其中\*=1~6 EPCIO-601プ SCSI II 100 MOTOR DRIVER PIN 插頭 HOST PC ISA BUS XDDA\_OutA\* 對絞線 ~XDDA\_OutA\* XDDA\_OutB\* 對絞線 P-/ LOAD/ ~XDDA\_OutB\* SYSTEM SCSI II外殼 AGND

- xdda\_OutA\*, ~xdda\_OutA\*, xdda\_OutB\*, ~xdda\_OutB\*為第\*組 開迴路控制機制之脈波命令輸出點,須分別接至第\*組 MOTOR DRIVER 之 P+, P+/, P-.P-/如圖所示
- 建議上面這四條線均使用對絞線以降低共模雜訊,另外如圖所示使 用隔離網將這四條線與外界隔離,以降低外界對傳輸之干擾
- 將隔離網一端與 EPCIO-601 之 SCSI II 100PIN 接頭外殼對接,另一端與 MOTOR DRIVER 之大地對接,並確定 PC 及 SERVO DRIVER 都有接大地(註: SCSI II100PIN 接頭外殼與 PC 外殼對接,而外殼通常與大地對接)
- 重要---須有一條地線將 SERVO DRIVER 之大地與 EPCIO-601 之 AGND 對接(這點非常重要,因爲有可能造成致命損壞)

## 參考文獻:

- 1.Computer Contorl of Manufacturing Systems Yoram Koren McGraw-Hill Book Company
- 2.工業控制器定位控制應用技術 何丕倫·陳祖型·林育川 電機月刊 1994.5 電機月刊社
- 3.工業控制器定位控制原理及應用技術 何丕倫 機械工業雜誌 143 期 工研院 機械所
- 4. All-in-one Motion Control Module 陳文泉 PC-Based 運動控制之現況及趨勢研討會——經濟部工業局 2000.10
- 5.運動控制基本原理說明 范維如 工業技術人才培訓——經濟部工業局 1997.4
- 6.EPCIO ASIC 使用手冊 陳文泉 工研院機械所控制器發展部
- 7.EPCIO-601 使用手冊 工修 工研院機械所控制器發展部